FPGA原型验证板
2025-09-17
浙江/宁波 招标采购
FPGA原型验证板
浙江/宁波-2025-09-17 00:00:00
浙江/宁波-2025-09-17 00:00:00
发布时间:********** **:**:** 截止时间:********** **:**:**
基本信息:
采购明细:
序号 | 采购内容 | 数量 | 预算单价 | 可选品牌型号 | 规格参数 | 质保及售后服务 | 附件 |
|---|
* | ****原型验证板 | * |
¥***,***.**
(人民币)
| 图元/*********** 洪雪信息/***** 太琴/************* | 板卡连接器要求:
A.不少于700个IO引脚;
B.接口电压可以通过上位机实时控制进行调节,支持不少于1.2V;1,35V;1.5V及1.8V四种调节电压。
(三)板卡时钟要求:
A.不低于8路全局时钟:具备PLL可编程时钟和外部晶振时钟接入能力
B.不少于2路复位信号,可通过上位机软件或板上按钮实现
(四)FPGA程序支持如下配置方式:
A.千兆以太网
B.USB
C.JTAG
D.Micro SD卡
(五)配套扩展与存储支持:
A. 支持DDR4内存扩展子卡,提供高速数据缓存与存储能力;
B. 配备PCIe x8接口扩展卡,支持高速数据传输与外部设备连接;
C. 提供完整的配件套装,包括必要的连接线、散热模块及安装支架,确保系统稳定运行" *****="****************">*. (一)****芯片:
单颗芯片拥有不低于*****逻辑单元,不低于***** ***,不低于**** ***;
(二)板卡连接器要求:
*.不少于***个**引脚;
*.接口电压可以通过上位机实时控制进行调节,支持不少于*.**;*,***;*.**及*.**四种调节电压。
(三)板卡时钟要求:
*.不低于*路全局时钟:具备***可编程时钟和外部晶振时钟接入能力
*.不少于*路复位信号,可通过上位机软件或板上按钮实现
(四)****程序支持如下配置方式:
*.千兆以太网
*.***
*.****
*.***** **卡
(五)配套扩展与存储支持:
*. 支持****内存扩展子卡,提供高速数据缓存与存储能力;
*. 配备**** **接口扩展卡,支持高速数据传输与外部设备连接;
*. 提供完整的配件套装,包括必要的连接线、散热模块及安装支架,确保系统稳定运行 |



